发 帖  
基于FPGA的“俄罗斯方块”系统设计

通过此次项目,完成以下目的:1) 熟悉Xilinx FPGA的架构及开发流程;设计内容1. 项目介绍整个系统由四部分组成,按键输入处理模块、控制模块、数据路径 ...

Matlab生成fir滤波器抽头系数

在Vivado调用fir滤波器时,我们会遇到需要填充滤波器抽头系数的问题,手工计算又不现实,所以在此向大家介绍一个生成系数的工具。首先,我们打开matlab软件,在命令窗口输 ...

凌力特的LTM4644输出的4路电源顺序怎样控制?

设计中需要用LTM4644给FPGA供电,电源分别是1.0V、1.8V、2.5V、3.3V,上电顺序是1.0V先上,其次是1.8V,最后是2.5V、3.3V同时上电,请问怎样配置LTM4644的输出时序? ...

请教两个FPGA开发板通信,如何以直连的方式,通200MHz速率的数据?

请教两个FPGA开发板通信,如何以直连的方式,通200MHz速率的数据?

基于 FPGA 的光纤混沌加密系统

设计概述1.1 设计目的        近年来,信息安全应用于生活中的各个领域。在光通信系统中,往往对速率 有着较高的追求。其中对光 ...

给我一个FPGA,可以撬起所有显示的接口和面板

     作为FPGA的发明者——赛灵思,手握极具灵活性、高性能的FPGA技术,似乎看别的芯片都有一种嫌弃不够畅快的感觉。当瞄上显示领域时,就会发出来自 ...

fpga控制w5500,发不了广播怎么回事

请问我现在用fpga控制w5500,能ping通,socket也打开了,能往我电脑发udp包,但是把目标IP地址改成255.255.255.255时想发广播就发不出来,请问怎么排查问题。wireshark能 ...

中高端FPGA如何选择

          Achronix的Speedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex Ultrascale+也仅仅支持到PCIe Gen4,也只在最高端 ...

由于接口不够,SDIO接口可以用于CPU和FPGA之间进行通信吗

由于接口不够,SDIO接口可以用于CPU和FPGA之间进行通信吗

高性能NVMe主机控制器,Xilinx FPGA PCIe 3

NVMe Host Controller IP1     介绍NVMe Host Controller IP可以连接高速存储PCIe SSD,无需CPU和外部存储器,自动加速处理所有的NVMe协议命令,具备 ...

Vivado 使用Simulink设计FIR滤波器

今天给大侠带来Vivado经典案例:使用Simulink设计FIR滤波器,话不多说,上货。软件环境:【vivado2014.2+matlab2013b】1.  fdatool设计滤波器由于系数 ...

简谈FPGA研发设计相关规范(很实用)

今天和大侠聊一聊FPGA研发设计相关规范,养成良好的个人习惯,代码设计风格等,都有助于日后发展。有哪些设计规范,从文档到工程建立等,聊一聊也许你会学到很多东西,少 ...

Xilinx FPGA编程技巧之常用时序约束详解

今天给大侠带来Xilinx FPGA编程技巧之常用时序约束详解,话不多说,上货。基本的约束方法为了保证成功的设计,所有路径的时序要求必须能够让执行工具获取。最普遍的三 ...

FPGA设计中,对SPI进行参数化结构设计

          SPI master有啥用呢,你发现各种外围芯片的配置一般都是通过SPI配置的,只不过有三线和四线。代码仅供参考,勿做商业用途。SP ...

高性能NVMe主机控制器,Xilinx FPGA NVMe Host Accelerator IP

NVMe Host Controller IP1     介绍NVMe Host Controller IP可以连接高速存储PCIe SSD,无需CPU和外部存储器,自动加速处理所有的NVMe协议命令,具备 ...

简谈Xilinx Zynq-7000嵌入式系统设计与实现

以传统的现场可编程门阵列结构(Field Programmable Gate Array,FPGA)为基础,将专用的中央处理器单元(Central Processing Uint,CPU)和可编程逻辑资源集成在单个 ...

基于FPGA的TMDS编码

  在我们之前的学习中,了解到HDMI是一种全数字化视频和声音发送接口,可以发送音频以及视频信号。HDMI向下兼容DVI,DVI只能传输视频信号。HDMI和DVI接口协议在 ...

请问有XCZU9CG-FFVC900的原理图库吗?

有大佬分享一下XCZU6CG-FFVC900、XCZU9CG-FFVC900、XCZU15EG-FFVC900的原理图库?

可执行判断的CPU怎么设计?

有一个四级流水线,IF,ID,EXE,W。,在EXE阶段进行近似乘法计算的同时根据乘法器的输入预测乘法器误差大小,如果误差过大就用更加精确的指令执行乘法操作,如果误差可接受则 ...

探秘我国集成电路科技工作者早期创业足迹

      科技创新正成为许多人关注并为之实践的时代命题。在重庆永川,有这么一个载录科技创新典范的中国集成电路创业史陈列馆。集成电路被誉为“现代工 ...

FPGA零基础学习系列精选:半导体存储器和可编程逻辑器件简介

半导体存储器和可编程逻辑器件简介在设计一个复杂的数字系统后,在用量不大的情况下,设计和制造这样的专用集成电路不仅成本很 ...

cmos的slvs-ec协议40针引脚该如何连接到xilinx a7开发版上?

我有一块集成了sony的cmos的板子,cmos的图像数据走的是SLVS-EC协议,数据走的是0.4mm间隔的40针的接口,如图:请问这个接口该如何接线到xilinx的a7板子,该买什么规格 ...

半导体发展的四个时代

台积电的 Suk Lee 发表了题为“摩尔定律和半导体行业的第四个时代”的主题演讲。Suk Lee表示,任何试图从半导体行业传奇而动荡的历史中发掘出一些意义的事情都会引起我的注 ...

算法系列:基于 FPGA 的图像边缘检测系统设计(sobel算法)

一、mif文件的制作0:1010110011010000 ;     // 地址 :数据 ;注意格式要和上面定义的保持统一2:1010010010110000 ;19198:111001101111100 ...

FPGA通用的第三方开发平台是哪个?

如题,就类似单片机的keil开发平台的

为何高端FPGA都非常重视软件

在本期中,我们将探讨最重要的因素-设计工具流程,使工程团队可以利用这些设备的强大功能。事实证明,可编程逻辑的灵活性和强大功能既是其最大的资产,也是其最大的局限性 ...

ISE 关联 Modelsim 详细操作

我们在使用ISE时,有部分同学可能还是习惯使用Modelsim,在此,我们就ISE和Modelsim的关联做一下介绍。首先要说明的是,我的ISE的版本为14.7。Modelsim为ModelsimSE-64 10 ...

FPGA与LoRa模块的串口通信问题

自己画的FPGA的PCB板,FPGA与LoRa模块是通过串口相连的,但是传输不了数据。FPGA和串口助手可以通信,串口助手和LoRa模块也可以通信,但是PCB板和LoRa通信不了,用signalt ...

FPGA在深度学习应用中或将取代GPU

现场可编程门阵列 (FPGA) 解决了 GPU 在运行深度学习模型时面临的许多问题        在过去的十年里,人工智能的再一次兴起使显卡行业受益 ...

12下一页
关闭

站长推荐 上一条 /6 下一条